因为FPGA能用了,STM32上的问题没有再解决,不过可能是那一批板子稳定性欠佳,当时每次复位的现象都不尽相同。个人认为,这款芯片虽然为SPI通信,但时序图仍有两个需要注意的地方,Tsccs和Tcsh,感觉比常见的芯片的时间需求长,我用FPGA实现时就没有考虑这个问题。如果是FPGA实现的话,我倒是可以提供SPI模块,STM32的话就无能为力了。
下载贤集网APP入驻自媒体
给ADS1299通电后,DRDY波形异常的原因? 你好,我在给ADS1299通电后,CS拉低,START信号拉高,记录到DRDY波形异常,本来应该是高电平到低电平的一个拉低代表数据好了,现在波形显示低电平居多,如果您知道可能的原因请告知我,我做排查,目前没有找到原因,比较崩溃