中国领先的工业平台

返回贤集网 返回微头条
贤集网技术微头条APP获取

我FPGA接收ad7768采集到的数据老是饱和啊。...

 小新1992

下载贤集网APP入驻自媒体

我FPGA接收ad7768采集到的数据老是饱和啊。我没有接输入数据,输入数据是底噪。跑几分钟后每个通道的数据就饱和了。用的是sinc5滤波器
刚开始ad7768输出的数据是正确的,输入一个直流电平加变化的底噪
跑几分钟之后,ad7768输出的数据就饱和了
求问,有没有大神知道是为什么呀,怎么解决呢

最新回复
发布回复
“输入一个直流电平加变化的底噪”, 什么意思 ?评估AD7768噪声的话,正负输入短接再接到Vref/2或 输入悬空没意义。原理图怎么设计的?

为您推荐

热门交流