在很多应用场景中,由于系统设计的需要或成本考虑,可能只需要一个片选信号来控制多个存储芯片的选通。此时,可以选择将其中一个片选信号(如CE1)连接到系统的片选信号线上,而将另一个片选信号(如CE2)接成常有效状态(即始终为高电平或低电平,具体取决于芯片的逻辑要求)。
下载贤集网APP入驻自媒体
6264是8K×8位的静态数据存储器芯片,采用CMOS工艺制造,为28引脚双列直插式封装,有两个片选信号CE1和CE2,只有当CE1=0,CE2=1时,芯片才被选中。在实际应用中,往往只用其中1个,而将另一个接成常有效;也可以将系统片选信号以及取反后的信号分别接至CE1和CE2端。 当片选信号CE1和CE2分别为0和1时,芯片才被选中,这是如何实现的?在实际应用中,为何经常只用其中一个片选信号,而将另一个接成常有效?这样做的目的是什么?