中国领先的工业平台

返回贤集网 返回微头条
贤集网技术微头条APP获取

如图所示,下面是一个交流耦合放大电路,在电路的差分...

 小满满

下载贤集网APP入驻自媒体

如图所示,下面是一个交流耦合放大电路,在电路的差分输入端输入差模(100uV,10Hz)和共模信号(10V,10Hz),进行电路的共模抑制比(CMRR)测试,测试发现:
1、差分信号从INS+和INS-端输入时,共模抑制比(CMRR)可达到119dB;
2、差分信号从IN+和IN-端输入时,共模抑制比(CMRR)只能达到70多dB;
在此,想知道:
怎么调整电路,才能做到,从IN+、IN-端输入进行共模抑制比的测量时,也能测量到保持119dB的共模抑制比。

最新回复
发布回复
在交流耦合放大电路中输入差模信号(100μV,10Hz)和共模信号(10V,10Hz),如果设计合适,可以实现差模信号的有效放大。然而,首先需要关注的就是电路的共模抑制比(CMRR),这是决定信号放大效果的关键指标。若共模信号强(如10V),而差模信号较弱,易受到共模信号的干扰。
在交流耦合放大电路中输入差模信号(100μV,10Hz)和共模信号(10V,10Hz),如果设计合适,可以实现差模信号的有效放大。然而,首先需要关注的就是电路的共模抑制比(CMRR),这是决定信号放大效果的关键指标。若共模信号强(如10V),而差模信号较弱,易受到共模信号的干扰。
考虑在输入端使用变压器耦合,能有效过滤掉一部分共模信号,提升差模信号的可察觉度。同时,在放大后端也要利用合适的滤波器对变换后的信号进行处理,进一步提升信号质量。
在交流耦合放大电路中,输入的差模信号(100µV,10Hz)和共模信号(10V,10Hz)可能会互相干扰。差分放大器设计的目的是增强差模信号而抑制共模信号,但如果输入的共模信号过强,就可能影响电路的线性和输出的准确性。特别是在设计时要注意增益设置与输入阻抗之间的匹配,防止信号过载。

为您推荐

热门交流