在采样外部频率的电路中,计数器不总是正确计数可能受到多种因素的影响,包括电路连接、时钟源的稳定性等。检查这些因素,确保电路连接正确。
下载贤集网APP入驻自媒体
正在试验一种用于采样外部频率的电路。计数器并不总是正确计数。起初我怀疑面包板,我更换了它但没有成功。 电路中有什么错误导致计数错误?在我看来,唯一的原因可能是时机。我还尝试了 8、16、64、128、256 和 512 HZ 的音色。但看起来频率较低的时基在脉冲计数时产生的严重错误较少。 更新脉冲 (UPD) 和复位脉冲 (RST) 源自与门和反相器,这些反相器由 4040 计数器的输出 Qk、Qj 和 Qi 馈送,该计数器对从晶体控制时基获得的 32768 HZ 频率进行分频。所有 IC 都通过一个电容器从其 VCC 旁路到地。163 个计数器在 32 HZ 时基的半个周期或 1/64 秒期间进行计数。计数器的输出被馈送到373锁存器。例如,如果计数器在 1/64 秒内对 1 HZ 进行计数,则锁存器的输出应为 1000 / 64 = 15.6,即 15 或 16。 通过示波器验证的计数锁存器的输出不正确,问题可能是亚稳态问题,而串联的两个 D 触发器无法解决这一问题。 我特别关心锁存器输出的误差何时超过 65 HZ。 我使用示波器的脉冲发生器来生成 163 计数器的输入时钟频率。 当我使用时基发生器 4040 的 Qf (1 KHZ) 输出作为 163 计数器的输入时钟以及相同的两个 AND 门和反相器来生成更新和复位脉冲时,我确实在输出处得到了正确的计数闩锁。这揭示了获得外部频率的正确计数的时序问题。那么,我们如何正确读取(采样)来自 4040 以外的源的外部时钟频率呢? 计数器和锁存器的实际连接如原始原理图所示。我包括了时基发生器、门、零件号和示波器的图片。我在测试 16 HZ 时基时拍摄了这些照片,结果类似。我有两个探头,但不幸的是我的一个探头现在有缺陷,所以当我用 32 HZ 拍摄新照片时,我无法在一个屏幕上显示脉冲。我希望这能有所帮助。当我使用 100 KHZ 的低通滤波器时,锁存器的所有输出都变高。所以我从电路中去掉了滤波器。 频率采样为什么计数是错误的,特别是当计数是双倍时?