中国领先的工业平台

返回贤集网 返回微头条
贤集网技术微头条APP获取

正在采用 350nm Cadence 技术设计 P...

 雨巷

下载贤集网APP入驻自媒体

正在采用 350nm Cadence 技术设计 PMOS 电流镜 。
问题:保持两个 PMOS 晶体管的尺寸(W/L 比)恒定,我应该得到与参考电流相同的镜像电流(根据镜像电路原理)。但我没有得到与参考电流相同的电流。
例如- 当我的参考电流为 10uA 时,镜像电流为 16.6uA,电源电压为 5V (Vdd)
当我改变电源电压时,镜像电流开始变得更好,例如- 参考电流为 10uA,则镜像电流为 13.4uA,电源电压为 3.3 V 电源电压 (Vdd)。
-参考电流 10uA,则镜像电流为 10.3uA,电源电压 (Vdd) 为 1.8V。
MPO 尺寸:W/L=10u/0.5u
MP1 尺寸:W/L=10u/0.5u
我想知道我的镜像电流如何以及为何随着电源电压 (Vdd) 的变化而变化?
感谢。

最新回复
发布回复
Cadence技术设计PMOS电流镜问题,检查电流镜的尺寸和连接,确保它符合设计规格。可能需要调整PMOS晶体管的尺寸以满足电流镜的性能要求。

为您推荐

热门交流