分离阵列电容式DAC中,理解电容电路的作用,特别是左侧电路的电容分压器。根据教科书和论文,验证电路的预期行为,并确保设计满足DAC的性能要求。
下载贤集网APP入驻自媒体
分离阵列电容式 DAC,很难理解以下电容电路将起到某种“电容分压器”的作用。 根据教科书和论文(对于左侧电路)的公式,C7 上的输出电压应该为 Vo = (C6/(C6+C7))*Vin。 问题: 1) 电容器不应该阻止直流值吗?如果是这样,Vin 的值是否对 Vout 的值没有影响? 2)正在尝试按照左图模拟电容式分离阵列 DAC(不带放大器)。对 Cadence 进行了快速 DC 分析,但正如我所怀疑的那样,C5 上的 Vout 并不像教科书上预期的那样。事实上,如图所示,它只是零伏。是否有某个地方可以模拟我可能遗漏的这些电容电路。 非常感谢任何建议。提前致谢!